## Esame di Calcolatori Elettronici T 21 Dicembre 2018 (Ing. Informatica)

## Esercizio 1

Si progetti un watchdog timer per sistema basato sul processore DLX a 1 GHz dotato di 768 MB di EPROM mappata negli indirizzi bassi e 2 GB di RAM mappata negli indirizzi alti. Il dispositivo watchdog, inizialmente non abilitato, una volta in funzione deve resettare l'intero sistema se non è riavviato entro un tempo T programmabile via software, ma che non può superare i 4 sec. Il DLX deve essere avvisato dell'imminente reset del sistema quando rimane un tempo pari a T/2 e attivare di conseguenza la procedura di riavvio del watchdog mediante opportune istruzioni. Fintantoché il watchdog è abilitato, la procedura appena descritta deve essere ripetuta continuamente. Si assuma che la "Rete di RESET" (già progettata e mostrata in figura), che asserisce il segnale di RESET dell'intero sistema, attivi tale procedura se riceve sul proprio ingresso TIME\_OUT un valore logico 1 per almeno 3 clock consecutivi.



- **Per prima cosa, descrivere sinteticamente la soluzione** che s'intende realizzare **e** indicare **chiaramente quali sono i segnali di** *chip-select*
- Progettare il sistema, **minimizzando le risorse necessarie**
- Indicare le espressioni di decodifica e il range di indirizzi di tutte le periferiche, le memorie e i segnali
- Scrivere il codice che consente di abilitare e programmare il watchdog con T=1 sec e il codice dell'interrupt handler che consente il riavvio del watchdog con la medesima programmazione (i.e., T = 1 sec)
- Si faccia l'ipotesi che i registri da R25 a R29 possano essere utilizzati senza la necessità di doverli ripristinare durante l'esecuzione degli interrupt handler

## Esercizio 2

Con riferimento all'ISA del DLX studiata nel corso:

- a) E' possibile annidare le interruzione? **Si** o **No**?
- b) Se sì, come? Se no, perché?

## Esercizio 3

Quali sono e come possono essere eliminate le alee strutturali nel DLX pipelined?



C3\_RAK(\_O = BA 31 B60 C3\_RAK(\_1 = BA31 B61 C3\_RAK(\_2 = BA31 B62 C3\_RAK(\_3 = BA31 B63 CS\_ENBICE, WATCHDOG = 3A31 BA30 BAZ BEO CS\_RES\_WATCHDOG = 3A31 BA30 BAZ BEO : KETKUR CS\_SET\_RANGE = 3A31 BA30 BAZ

CS\_EMON\_H\_O = BA31 BA30 BA29 BE0

CS\_EMON\_H\_I = BA31 BA30 BA29 BE1

CS\_EMON\_H\_Z = BA31 BA30 BA29 BEZ

CS\_EMON\_H\_Z = BA31 BA30 BA29 BEZ

CS\_EMOH\_L\_0 = BA31 BA30 BAZ9 BEO

CS\_EMOH\_L\_1 = BA31 BA30 BAZ9 BEO

CS\_EMOH\_L\_2 = BA31 BA30 BAZ9 BEO

CS\_EMOH\_L\_3 = BA31 BA30 BAZ9 BEO

CS\_EMOH\_L\_3 = BA31 BA30 BAZ9 BEO









100 Ch ADDU RZG, RZG, O X C9FF; imposts conteggio à CS SET-RANGE 10010 h SW RZG, O X 00004 (RZS); RZT = O X 0000 0001 10014 h ADDI RZT, O X 0001 (RO); abilite watchdog e xusetta counter 10018 h SH RZT, O X 0000 (RZS); ritorux all'handler (8h) 10016 h JR R31;

Oh MANDLER: ADDI RES, RO, 0 × 1000 4h JAL RES (esegue il codice di sopre) 8h RFE